Cited 0 time in
운영체제 도움 없이 멀티 페이지를 지원하는 저전력 TLB 구조
| DC Field | Value | Language |
|---|---|---|
| dc.contributor.author | 정보성 | - |
| dc.contributor.author | 이정훈 | - |
| dc.date.accessioned | 2022-12-27T00:49:52Z | - |
| dc.date.available | 2022-12-27T00:49:52Z | - |
| dc.date.issued | 2013 | - |
| dc.identifier.issn | 1598-849X | - |
| dc.identifier.issn | 2383-9945 | - |
| dc.identifier.uri | https://scholarworks.gnu.ac.kr/handle/sw.gnu/21079 | - |
| dc.description.abstract | 비록 멀티 페이지 TLB는 성능을 향상시키는데 효과적이지만, 운영체제의 도움을 통한 기존의 방법은 사용자 응용 프로그램에서는 멀티 페이지를 사용할 수 없는 치명적인 단점을 가진다. 이에 본 논문에서는 운영체제의 지원 없이 멀티 페이지를 이용하여 고성능과 저전력을 얻을 수 있는 새로운 멀티 TLB 구조를 제안한다. 제안된 TLB는 작은 페이지를 위한 TLB와 큰 페이지를 위한 TLB로 구성되며, 모두 완전연관 뱅크 구조를 가지고 있다. 작은 페이지를 지원하는 S-TLB(Small TLB)는 큰 페이지를 지원하는 L-TLB(Large TLB)에서 추출된 작은 페이지를 저장하게 되며, L-TLB는 CPU로부터 요청된 작은 페이지를 포함한 큰 가상 페이지 주소를 저장하게 된다. CPU가요청한 가상주소의 특별한 한 비트와 두 비트를 이용하여 S-TLB와 L_TLB의 각각의 하나의 뱅크만이 접근되며,동시에 접근되는 엔트리 수 감소에 의해 에너지 소비를 줄일 수 있다. 또한 본 논문에서 효과적인 성능향상을 위해간단한 1비트 LRU 정책을 제안하였다. 제안된 LRU 정책은 각 TLB 엔트리에 추가적인 1 비트를 사용하여 최근에 참조된 블록을 나타낸다. 이 방법은 간단하게 L-TLB로부터 가장 최근에 참조된 페이지를 선택할 수 있다. 시뮬레이션 결과에 따르면, 제안된 구조는 완전연관 사상 TLB, Dual TLB 그리고 ARM TLB에 비해 76%, 57%, 그리고 6%의 에너지*지연시간을 줄일 수 있었다 | - |
| dc.format.extent | 9 | - |
| dc.language | 한국어 | - |
| dc.language.iso | KOR | - |
| dc.publisher | 한국컴퓨터정보학회 | - |
| dc.title | 운영체제 도움 없이 멀티 페이지를 지원하는 저전력 TLB 구조 | - |
| dc.title.alternative | Low Power TLB Supporting Multiple Page Sizes without Operation System | - |
| dc.type | Article | - |
| dc.publisher.location | 대한민국 | - |
| dc.identifier.bibliographicCitation | 한국컴퓨터정보학회논문지, v.18, no.12, pp 1 - 9 | - |
| dc.citation.title | 한국컴퓨터정보학회논문지 | - |
| dc.citation.volume | 18 | - |
| dc.citation.number | 12 | - |
| dc.citation.startPage | 1 | - |
| dc.citation.endPage | 9 | - |
| dc.identifier.kciid | ART001832330 | - |
| dc.description.isOpenAccess | N | - |
| dc.description.journalRegisteredClass | kci | - |
| dc.subject.keywordAuthor | TLB | - |
| dc.subject.keywordAuthor | Low power | - |
| dc.subject.keywordAuthor | Memory management | - |
| dc.subject.keywordAuthor | Bank structure | - |
| dc.subject.keywordAuthor | Multiple page | - |
| dc.subject.keywordAuthor | TLB | - |
| dc.subject.keywordAuthor | 저전력 | - |
| dc.subject.keywordAuthor | 메모리 관리 기법 | - |
| dc.subject.keywordAuthor | 뱅크 구조 | - |
| dc.subject.keywordAuthor | 멀티 페이지. | - |
Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.
Gyeongsang National University Central Library, 501, Jinju-daero, Jinju-si, Gyeongsangnam-do, 52828, Republic of Korea+82-55-772-0532
COPYRIGHT 2022 GYEONGSANG NATIONAL UNIVERSITY LIBRARY. ALL RIGHTS RESERVED.
Certain data included herein are derived from the © Web of Science of Clarivate Analytics. All rights reserved.
You may not copy or re-distribute this material in whole or in part without the prior written consent of Clarivate Analytics.
