Cited 0 time in
저전력 영상 특징 추출 하드웨어 설계를 위한 공통 부분식 제거 기법 기반 이미지 필터 하드웨어 최적화
| DC Field | Value | Language |
|---|---|---|
| dc.contributor.author | 김우석 | - |
| dc.contributor.author | 이주성 | - |
| dc.contributor.author | 안호명 | - |
| dc.contributor.author | 김병철 | - |
| dc.date.accessioned | 2022-12-26T19:02:42Z | - |
| dc.date.available | 2022-12-26T19:02:42Z | - |
| dc.date.issued | 2017 | - |
| dc.identifier.issn | 2005-081X | - |
| dc.identifier.issn | 2288-9302 | - |
| dc.identifier.uri | https://scholarworks.gnu.ac.kr/handle/sw.gnu/14106 | - |
| dc.description.abstract | 본 논문은 저전력 영상 특징 추출 하드웨어 설계를 위한 공통 부분식 제거 기법 기반 이미지 필터 하드웨어 최적화 기법을 제안한다. 저전력 및 고성능 물체인식 하드웨어는 공장 자동화를 위한 산업용 로봇에 필수 모듈로 채택되고 있다. 따라서 물체인식 하드웨어의 영상 특징 추출 알고리즘에 다양하게 적용되는 Gaussian gradient 필터 하드웨어의 저면적 설계가 필수적이다. Gaussian gradient 필터의 하드웨어 복잡도를 줄이기 위해 필터에 사용되는 계수의 Symmetric한 특징과 Transposed form FIR 필터 하드웨어 구조를 이용했다. 제안된 이미지 필터의 하드웨어 구조는 알고리즘에 적용된 계수의 변형 없이 구현되었기 때문에 윤곽선 검출 알고리즘에 적용했을 때 검출 데이터의 열화 없이 구현될 수 있다. 제안된 이미지 필터 하드웨어 구조는 기존 구조와 비교했을 때 곱셈기의 수를 50% 절감할 수 있음을 확인했다. | - |
| dc.format.extent | 6 | - |
| dc.language | 한국어 | - |
| dc.language.iso | KOR | - |
| dc.publisher | 한국정보전자통신기술학회 | - |
| dc.title | 저전력 영상 특징 추출 하드웨어 설계를 위한 공통 부분식 제거 기법 기반 이미지 필터 하드웨어 최적화 | - |
| dc.title.alternative | Image Filter Optimization Method based on common sub-expression elimination for Low Power Image Feature Extraction Hardware Design | - |
| dc.type | Article | - |
| dc.publisher.location | 대한민국 | - |
| dc.identifier.bibliographicCitation | 한국정보전자통신기술학회 논문지, v.10, no.2, pp 192 - 197 | - |
| dc.citation.title | 한국정보전자통신기술학회 논문지 | - |
| dc.citation.volume | 10 | - |
| dc.citation.number | 2 | - |
| dc.citation.startPage | 192 | - |
| dc.citation.endPage | 197 | - |
| dc.identifier.kciid | ART002220059 | - |
| dc.description.isOpenAccess | N | - |
| dc.description.journalRegisteredClass | kci | - |
| dc.subject.keywordAuthor | Feature extraction | - |
| dc.subject.keywordAuthor | gradient magnitude calculator | - |
| dc.subject.keywordAuthor | high-throughput signal processing | - |
| dc.subject.keywordAuthor | low-complexity hardware architecture. | - |
Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.
Gyeongsang National University Central Library, 501, Jinju-daero, Jinju-si, Gyeongsangnam-do, 52828, Republic of Korea+82-55-772-0532
COPYRIGHT 2022 GYEONGSANG NATIONAL UNIVERSITY LIBRARY. ALL RIGHTS RESERVED.
Certain data included herein are derived from the © Web of Science of Clarivate Analytics. All rights reserved.
You may not copy or re-distribute this material in whole or in part without the prior written consent of Clarivate Analytics.
